Veri içindeki bit hatalarının belirlenmesi için kullanılan döngüsel artıklık denetimi (CRC) A. Çoğu ardışıl bit hatalarını belirleyebilse de tüm bit hatalarını belirlemekte yetersizdir. B. Eşlik yöntemine kıyasla daha iyi bir yöntem değildir. C. Gönderen ve alan tarafların ortak bir sayısal değeri kullanmasını gerektirmez. D. Ardışıl bit hatalarının belirlenebilmesine olanak tanımaz. ANSWER: A 4 değişkenli bir problem için oluşturulan Karnaugh tablosunda 1 adet 8'li, ve bu gruplama ile kısmen örtüşen 1 adet 4'lü ve 1 adet 2'li grup oluşturulabilmiştir. İndirgenmiş ifadenin gerçekleştirilmesi için aşağıdakilerden hangileri gereklidir. A. İki adet 3 girişli VE ve 3 girişli bir VEYA kapısı. B. Bir adet 3 girişli VE, bir adet 2 girişli VE ve 3 girişili VEYA kapısı C. İki adet 2 girişili VE, ve 3 girişli VEYA kapısı D. Hiçbiri ANSWER: B Aktif yüksek girişli S-R tipi kilit (Latch) devresinin S ve R girişlerinin ikisi birden aktif yapılırsa A. Q ve Q' çıkışları 0 olur B. Devre zarar görür C. Devre bir daha bilgi tutamaz D. Seçeneklerden hiç biri ANSWER:A D tipi kilit (Latch) çıkışı aşağıdaki seçeneklerden hangisinde değişmez A. Çıkış 0 B. Yetkilendirme aktif değil C. D 0 D. Diğer seçeneklerin tümü ANSWER: B Aktif düşük Kurma (Preset) ve Silme (Clear) girişli J-K Flip-Flop'un eşzamansız (asynchronous) giriş sayısı A. 1 B. 2 C. 3 D. 4 ANSWER: B Aşağıdakilerden hangisi girişe uygulanan işaret sonucu çıkışın 1'dan 0'e geçmesi için geçen süredir A. tPHL B. tPLH C. Kurma süresi D. Tutma süresi ANSWER: A Güvenilir olarak flip-flop'lara etki etmesi için girişlerin tetikleme işaretinden önce kararlı olarak durması gereken süre A. tPHL B. tPLH C. Kurma süresi D. hold time ANSWER: C Saat girişleri önceki katların Q çıkışlarına bağlı olan ard arda (Cascade) bağlı T (Toggle) flip-flop'lardan oluşan sayısal devre A. Kararsız titreşen (Astable Multivibrator) B. Veri saklama aygıtı C. Frekans çarpıcı D. Frekans bölücü ANSWER: D 60 Hz işareti tetikleme (Clock) girişinden verilen ve 20 ms çıkış darbe genişiliği olan aktif yüksek çıkışlı yeniden tetiklenebilen (Rretriggerable) tek karalı ikili (one-shot) çıkışı A. 16.7 ms süreli darbeler B. 20 ms süreli darbeler C. sürekli 0 D. sürekli 1 ANSWER: D Saat girişleri önceki katların Q çıkışlarına bağlı olan ard arda (Cascade) bağlı 4-katlı T (Toggle) flip-flop'lardan oluşan sayısal devre A. eşzamansız (asynchronous) sayıcı B. ikili kodlanmış onluk (BCD) sayıcı C. Eşzamanlı (Synchronous) sayıcı D. Seçeneklerden hiçbiri ANSWER: A 3-bit'lik eşzamansız (Asynchronous) sayıcının Q0 çıkışı A. Q1 ve Q2 çıkışlarından önce değişir B. Her saat kenarında değişir C. Q1 ve Q2'den daha yüksek freaknslıdır D. Diğer tüm seçenekler ANSWER: D D tipi flip-flop'un T (Toggle) kipinde çalışması için aşağıdakilerden hangi bağlantı yapılmalıdır A. Saat işareti D girişine B. Q çıkışı D girişine C. Q' çıkışı D girişine D. Saat şareti Kurma (Preset) girişine ANSWER: C 4-bit'lik ikili bir sayıcının saydığı en yüksek sayaç değeri A. 4 B. 10 C. 15 D. 16 ANSWER: D Aşağıdakilerden hangisi 4-bit eşzamanlı olmayan (asynchronous) yukarı Mod-16 sayacın 15 değerinden 0 değerine dönerken kısa bir süre bulunduğu sayı değerlerinden birisi değildir. A. 14 B. 12 C. 10 D. 8 ANSWER: C 4-bitlik ikili sayacın saat işareti 80 kHz ise 4. katın Q3 çıkış frekansı A. 5 kHz B. 10 kHz C. 20 kHz D. 320 kHz ANSWER: A Yukarı/aşağı sayıcıların iki yönde sayabilme özelliği sayesinde A. Bilinen bir referans gerilim değeri kullanılarak bilinmeyen gerilim değeri ölçülebilir. (Çift eğimli A/D dönüştürücü) B. İki süre arasındaki fark bulunabilir. C. Hareket eden bir cismin hızı ölçülebilir. D. Hepsi ANSWER: D Ard arda bağlı iki Mod-16 sayacın ilk katına uygulanan giriş frekansı 256 Hz ise çıkış freakansı A. 16 Hz B. 1 kHz C. 65 kHz D. Hiç biri ANSWER: D 24-saat/askeri gösterimli bir sayısal saatin iki basamaklı saat sayıcısı için ard arda bağlanmış iki Mod-10 sayıcının hanelerinin hangi çıkışları gece yarısında sıfırlama için kullanılmalıdır? A. Onlar basamağı sayıcısının Q0 ve birler basamağı sayıcısının Q1 B. Onlar basamağı sayıcısının Q1 ve birler basamağı sayıcısının Q2 C. Onlar basamağı sayıcısının Q2 ve birler basamağı sayıcısının Q3 D. Hiç biri ANSWER: B Düşük maliyetli sayısal saatlerin saniye göstergesini sürmek için gerek duyulan saniyede bir darbe işaretinin (1 Hz sıklıklı, frekanslı) üretilmesi için kristal denetimli saat işaret üreteci/bölücü yerine şebeke gerilimi sıklık değerinden (50 Hz) üretebilmek için ikili sayıcı/bölücü devresinde en az kaç flip-flop gereklidir. A. 4 B. 5 C. 6 D. 7 ANSWER: C Ayda birkaç saniye kadar hata yapan hassas sayısal saatlerde 32768 Hz sıklıkta (frekansta) titreşen kristal ve frekans bölücü kullanıldığına göre saniyede bir darbenin üretilebilmesi için en az kaç bitlik bir ikili sayıcı/bölücü devresi gerekmektedir. A. 15 B. 14 C. 13 D. 12 ANSWER: A