Ardışıl bit hatalarının belirlenmesi için kullanılan döngüsel artıklık denetimi (CRC) A. Gerçekleşen bit hatalarının büyük çoğunluğunu belirler fakat hepsini belirleyemez. B. Basit eşlik yöntemine kıyasla daha fazla sayıda hatalı bit algılayamaz. C. Gönderen ve alan tarafların bilmesi gereken ortak bir bilgiye ihtiyaç duymaz. D. Veri içinde ardışıl bit hatalarının olduğu bit pozisyonlarını belirleyebilir. ANSWER: A Toplam 8 adet 1 içeren ve birbiri ile hiç bir şekilde grup oluşturamayan 4 değişkenli bir problem için oluşturulan Karnaugh tablosunun karşı düştüğü sayısal ifadenin gerçekleştirilmesi için aşağıdakilerden hangileri gereklidir. A. İki adet 3 girişli VE ve 3 girişli bir VEYA kapısı. B. Bir adet 3 girişli VE, bir adet 2 girişli VE ve 3 girişili VEYA kapısı C. İki adet 2 girişili VE, ve 3 girişli VEYA kapısı D. Sekiz adet 4 girişli VE, ve bir adet 8 girişli VEYA kapısı ANSWER: D Aktif düşük girişli S'-R' tipi kilit (latch) devresinin S' ve R' girişlerinin ikisi birden aktif yapılırsa A. Q ve Q' çıkışları 0 olur B. Devre zarar görür C. Devre bir daha bilgi tutamaz D. Q ve Q' çıkışları 1 olur ANSWER:D D tipi kilit (latch) aşağıdaki koşullardan hangisinde D girişini çıkışa aktarır A. D 0 ise B. Yetkilendirme (EN, G) aktif değil C. Yetkilendirme (EN, G) aktif D. D 1 ise ANSWER: C Aktif düşük kurma (preset) ve silme (clear) girişli D Flip-Flop'un eş zamansız (asynchronous) giriş sayısı A. 1 B. 2 C. 3 D. 4 ANSWER: B Aşağıdakilerden hangisi flip-flop girişine uygulanan işaret sonucu çıkışın 0'dan 1'e geçmesi için geçen süredir A. tPHL B. tPLH C. ts, kurma (setup) süresi D. th, tutma (hold) süresi ANSWER: B Güvenilir olarak flip-flop'lara etki etmesi için girişlerin tetikleme işaretinden sonra kararlı olarak durması gereken süre A. tPHL B. tPLH C. ts, kurma (setup) süresi D. th, tutma (hold) süresi ANSWER: D Saat girişleri önceki kat flip-flopların Q' çıkışlarına bağlı olan ard arda (Cascade) bağlı yükselen kenar tetiklemeli T (Toggle) flip-flop'lardan oluşan devre A. Kararsız titreşen (astable multivibrator) B. Veri saklama aygıtı C. Frekans bölücü D. Frekans çarpıcı ANSWER: C 60 Hz işareti tetikleme (clock) girişinden verilen ve 10 ms çıkış darbe genişiliği olan aktif yüksek çıkışlı tekrar tetiklenebilen (retriggerable) tek karalı ikili (monostable, one-shot) çıkışı A. 16.7 ms dönemli (periyot'lu) 10 ms süreli darbeler B. 20 ms süreli darbeler C. sürekli 0 D. sürekli 1 ANSWER: A Saat girişleri önceki katların Q' çıkışlarına bağlı olan ard arda (cascade) bağlı 4-katlı yükselen kenar tetiklemeli T (toggle) flip-flop'lardan oluşan devre A. eşzamansız (asynchronous) yukarı sayıcı B. ikili kodlanmış onlu (BCD) sayıcı C. eşzamanlı (Synchronous) sayıcı D. eşzamansız (asynchronous) aşağı sayıcı ANSWER: A 3-bit'lik eşzamansız (Asynchronous) sayıcının Q2 çıkışı A. Q0 ve Q1 çıkışlarından sonra değişir B. Her saat kenarında değişmez C. Q0 ve Q1'den daha düşük frekanslıdır D. Diğer tüm seçenekler ANSWER: D J-K tipi flip-flop'un T (toggle) kipinde çalışması için aşağıdakilerden hangi bağlantı yapılmalıdır A. J ve K girişlerine saat işareti B. J ve K girişlerine 0 C. J girişine Q çıkışı ve K girişine Q' çıkışı D. J girişine Q' çıkışı ve K girişine Q çıkışı ANSWER: D 4-bit'lik eş zamansız (asynchronous) bir sayıcının flip-flop gecikmeleri nedeniyle aşağıda verilen hangi iki değer arasında geçiş yaparken sayıcı çıkışlarında en fazla sayıda olmaması gereken farklı (çok kısa süreli geçersiz) değerler oluşur A. 3 - 4 B. 7 - 8 C. 9 - 10 D. 14 - 15 ANSWER: B Aşağıdakilerden hangisi 4-bit eş zamansız (asynchronous) yukarı Mod-16 sayacın 15 değerinden 0 değerine dönerken kısa bir süre bulunduğu sayı değerlerinden birisi değildir. A. 14 B. 12 C. 10 D. 8 ANSWER: C 4-bitlik ikili sayacın giriş saat işareti 80 kHz ise 2. katın (Q1) çıkış frekansı A. 5 kHz B. 10 kHz C. 20 kHz D. 320 kHz ANSWER: C Yukarı/aşağı sayıcıların iki yönde sayabilme özelliği sayesinde A. Bir Alış Veriş Merkezi (AVM) içindeki müşteri anlık sayısı bulunabilir. B. Bir oto parktaki boş park yerlerinin anlık sayısı bulunabilir. C. Bir işlem için kuyruğa girecek müşterilere kendisinden önce kaç kişinin kuyrukta işlem için beklediği gösterilebilir. D. Hepsi ANSWER: D Ard arda (cascade) bağlı Mod-10 ve Mod-12 sayaçların ilk katına uygulanan giriş frekansı 960 Hz ise çıkış frekansı A. 4 Hz B. 8 Hz C. 1 kHz D. 5 kHz ANSWER: B 24-saat/askeri gösterimli bir sayısal saatin iki basamaklı dakika sayıcısı için ard arda (cascade) bağlanmış iki Mod-10 sayıcının hanelerinin hangi BCD çıkışları dakika sayacını sıfırlamak ve saat sayacını bir artırmak için kullanılmalıdır? A. Onlar basamağı sayıcısının Q0 ve Q1 B. Onlar basamağı sayıcısının Q1 ve Q2 C. Onlar basamağı sayıcısının Q2 ve Q3 D. Hiç biri ANSWER: B Düşük maliyetli sayısal saatlerin saniye göstergesini sürmek için gerek duyulan saniyede bir darbe işaretinin (1 Hz sıklıklı, frekanslı) üretilmesi için yüksek maliyetli quvarz kristal denetimli saat işaret üreteci/bölücü yerine Amerika ve Japonyada kullanılan şebeke gerilimi sıklık değerinden (60 Hz) üretebilmek için ikili sayıcı/bölücü devresinde en az kaç flip-flop gereklidir. A. 4 B. 5 C. 6 D. 7 ANSWER: C Ayda sadece birkaç saniye kadar az hata yapan sayısal saatlerde 16384 Hz sıklıkta (frekansta) titreşen quvarz kristal ve frekans bölücü kullanıldığına göre saniyede bir darbenin üretilebilmesi için en az kaç bitlik bir ikili sayıcı/bölücü devresi gerekmektedir. A. 12 B. 13 C. 14 D. 15 ANSWER: C